A、數(shù)據(jù)總線、串行總線、邏輯總線、物理總線
B、并行總線、地址總線、邏輯總線、物理總線
C、并行總線、串行總線、全雙工總線
D、數(shù)據(jù)總線、地址總線、控制總線
您可能感興趣的試卷
你可能感興趣的試題
A、gcc
B、gdb*
C、make
D、vi
A、為變量賦值:$FRUIT=apple
B、顯示變量的值:fruit=apple
C、顯示變量的值:echo $FRUIT
D、判斷變量是否有值:[-f“$FRUIT”]
A、編譯源程序
B、配置網(wǎng)卡的IP地址
C、配置系統(tǒng)內(nèi)核
D、加載網(wǎng)卡到內(nèi)核中
A.ntfs
B.fat16
C.fat32
D.ext3
A、輸出追加
B、輸入追加
C、輸出重定向,原來的文件會(huì)被改寫
D、管道
最新試題
構(gòu)造一個(gè)40鍵的矩陣鍵盤,最少需要()條I/O線。
在嵌入式ARM處理器中,下面哪種中斷方式優(yōu)先級(jí)最高()
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()
下面關(guān)于總線的敘述中,錯(cuò)誤的是()
74138譯碼器通常用于產(chǎn)生片選信號(hào),其譯碼輸入端應(yīng)與系統(tǒng)的()總線相連。
與存儲(chǔ)器映像編制方式相比,I/O端口的獨(dú)立編址方式具有()特點(diǎn)。
在下列ARM處理器模式中()模式有自己獨(dú)立的R8-R14寄存器。
微機(jī)系統(tǒng)中,地址鎖存器的輸出信號(hào)的特性是()
CPU對(duì)存儲(chǔ)器或I/O端口完成一次讀/寫操作所需的時(shí)間稱為一個(gè)()
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。