A.I/O方式中的DMA訪問方式
B.浮點(diǎn)數(shù)據(jù)表示
C.訪問方式保護(hù)
D程序性中斷
您可能感興趣的試卷
你可能感興趣的試題
A.字符行運(yùn)算指令
B.是否使用通道行I/O處理機(jī)
C.虛擬存儲器
D.VLSI技術(shù)
A.主存速度
B.機(jī)器工作狀態(tài)
C.信息保護(hù)
D.數(shù)據(jù)表示
A.編譯程序解釋
B.匯編程序解釋
C.編譯程序翻譯
D.匯編程序翻譯
A.匯編語言機(jī)器級,操作系統(tǒng)機(jī)器級,高級語言機(jī)器級
B.微程序機(jī)器級,傳統(tǒng)機(jī)器語言機(jī)器級,匯編語言機(jī)器級
C.傳統(tǒng)機(jī)器語言機(jī)器級,高級語言機(jī)器級,匯編語言機(jī)器級
D.匯編語言機(jī)器級、應(yīng)用語言機(jī)器級、高級語言機(jī)器級
最新試題
求出流水線的最優(yōu)調(diào)度策略及最小平均延遲時間和流水線的最大吞吐率。
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
在有16個處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號處理器與第15號處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術(shù),請修改上面的程序。
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級的交換開關(guān)狀態(tài)圖。
設(shè)16個處理器編號分別為0,1,…,15,要用單級互連網(wǎng)絡(luò),當(dāng)互連函數(shù)分別為:(1)Cube3(Cube1)(5)Butterfly(Butterfly)(8)σ-1(9)β(1)(13)ρ(2)時,第13號處理器分別與哪一個處理器相連?
寫出流水線的初始沖突向量。
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運(yùn)算和寫回結(jié)果等)三個階段,并采用三級流水線。仍然要采用指令取消技術(shù),請修改上面的程序。
至少要分配給該程序多少個主存頁面才能獲得最高的命中率?
若采用FIFO替換算法,計算Cache的塊命中率。