A.左移
B.右移
C.循環(huán)左移
D.循環(huán)右移
您可能感興趣的試卷
你可能感興趣的試題
A.0x33303132
B.0x32303133
C.0x32303331
D.0x33313032
A.PSP
B.MSP
C.CPSR
D.SPSR
A.工作狀態(tài)包括ARM狀態(tài)、Thumb及Thumb-2狀態(tài)和調(diào)試狀態(tài)三種
B.ARM狀態(tài)既支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下代碼密度大于ARM狀態(tài),占用存儲(chǔ)空間較小
D.ARM處理器復(fù)位后總處于ARM狀態(tài)
A.經(jīng)典ARM處理器包括Cortex-M、Cortex-R和Cortex-A三大類
B.Cortex-A系列為應(yīng)用Cortex處理器,主要面向高端應(yīng)用設(shè)計(jì)
C.Cortex-M系列為面向控制領(lǐng)域的實(shí)時(shí)嵌入式處理器
D.ARM11性能優(yōu)于Cortex-A5,但低于Cortex-A15
A.功耗低
B.功能強(qiáng)大
C.采用RISC結(jié)構(gòu)
D.全部采用哈佛結(jié)構(gòu)
最新試題
下面哪點(diǎn)不是嵌入式操作系統(tǒng)的特點(diǎn)()
設(shè)異步串行接口電路中波特率因子為64,則接收端在確定起始位后應(yīng)每隔()個(gè)時(shí)鐘周期對(duì)串行數(shù)據(jù)接收線采樣一次。
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。
若定時(shí)/計(jì)數(shù)器8253某通道的輸入時(shí)鐘為1MHz,則該通道在BCD碼計(jì)數(shù)方式下的最大定時(shí)時(shí)間為()毫秒。
嵌入式處理器指令的執(zhí)行周期包括()
以下對(duì)動(dòng)態(tài)RAM描述正確的是()
與存儲(chǔ)器映像編制方式相比,I/O端口的獨(dú)立編址方式具有()特點(diǎn)。
下列各種方式的數(shù)據(jù)傳輸過(guò)程中,無(wú)需CPU執(zhí)行指令的方式是()傳輸。
在下列ARM處理器模式中()模式有自己獨(dú)立的R8-R14寄存器。
在嵌入式ARM處理器中,下面哪種中斷方式優(yōu)先級(jí)最高()