三相半波可控整流電路,U2=100V,帶電阻電感負(fù)載,R=50Ω,L值極大,當(dāng)α=60°時(shí),要求:
①畫(huà)出Ud、Id和IVT1的波形;
②計(jì)算Ud、Id、IdT和IVT。
您可能感興趣的試卷
最新試題
集成運(yùn)放的反相輸入端,當(dāng)輸入信號(hào)(ui1)由此輸入時(shí),輸出信號(hào)(u0)與輸入ui1同相。
并聯(lián)型穩(wěn)壓電路中,硅穩(wěn)壓二極管應(yīng)和負(fù)載()
從000一直到100這五個(gè)狀態(tài)是循環(huán)的,而且每來(lái)一個(gè)脈沖它就加一,很顯然它是一個(gè)()加法計(jì)數(shù)器。
3個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
全加器的輸入信號(hào)是()
清零端與脈沖信號(hào)的狀態(tài)無(wú)關(guān),所以叫做同步清零。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
9個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。