A.6個(gè)4位I/O口,每個(gè)口都可以作為輸入或輸出使用。
B.3個(gè)8位I/O口,其中只有A、B口都可以作為輸入或輸出使用。
C.3個(gè)8位I/O口,每個(gè)口都可以作為輸入或輸出使用。
D.3個(gè)8位I/O口,C口只能用作輸出狀態(tài)。
您可能感興趣的試卷
你可能感興趣的試題
A.CPU正常工作,僅將存儲(chǔ)器交給8237使用。
B.8237將數(shù)據(jù)傳送給CPU,由CPU將數(shù)據(jù)傳送到存儲(chǔ)器。
C.CPU停止工作,由8237使用總線將數(shù)據(jù)傳送到存儲(chǔ)器
D.以上都不對(duì)。
A.中斷式無法快速響應(yīng)
B.中斷式對(duì)內(nèi)存占用較少
C.中斷式對(duì)CPU的占用較少
D.查詢式無法快速響應(yīng)
A.查詢傳送
B.DMA傳送
C.中斷傳送
D.以上均可
A.查詢傳送
B.DMA傳送
C.中斷傳送
D.以上均可
A.查詢式輸入
B.中斷式輸入
C.查詢式輸出
D.中斷式輸出
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()