A.1
B.2
C.4
D.8
您可能感興趣的試卷
你可能感興趣的試題
A.64
B.128
C.256
D.512
A.84H-8BH
B.88H-8FH
C.8CH-93H
D.82-89H
A.上升沿觸發(fā)
B.下降沿觸發(fā)
C.高電平觸發(fā)
D.低電平觸發(fā)
A.HLDA
B.INTA
C.INTR
D.HOLD
A.CPU不干預(yù)傳送
B.CPU干預(yù)傳送
C.數(shù)據(jù)經(jīng)過CPU
D.在存儲(chǔ)器到存儲(chǔ)器的傳送過程中數(shù)據(jù)不經(jīng)過DMA控制器
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
SPI總線有四工作模式,取決于()和()這兩位的組合。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。