A.α、U2、負(fù)載電流Id以及變壓器漏抗XC
B.α和U2
C.α以及負(fù)載電流I
D.α、U2以及變壓器漏抗XC
您可能感興趣的試卷
你可能感興趣的試題
A.60°
B.180°
C.120°
D.90°
A.1.17U2cosα
B.1.17U2sinα
C.1.41U2cosα
D.1.41U2sinα
A.第二象限
B.第三象限
C.第四象限
D.第一象限
晶閘管電流的波形系數(shù)定義為()。
A.A
B.B
C.C
D.D
A.陽極電壓與門極電流的關(guān)系
B.門極電壓與門極電流的關(guān)系
C.陽極電壓與陽極電流的關(guān)系
D.門極電壓與陽極電流的關(guān)系
最新試題
全加器的輸出信號是()
集成運放的反相輸入端,當(dāng)輸入信號(ui1)由此輸入時,輸出信號(u0)與輸入ui1同相。
對理想運放,當(dāng)運放工作在線性區(qū)時,其輸出電壓與兩個輸入端的電壓差呈非線性關(guān)系。
放大電路靜態(tài)工作點設(shè)置不妥當(dāng),會產(chǎn)生飽和失真或截止失真。
下面哪個集成元件為四位二進(jìn)制超前進(jìn)位全加器()
本征半導(dǎo)體是(),導(dǎo)電能力弱。
所謂異步時序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個時鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時刻改變。
由兩個觸發(fā)器組成的時序電路,所以其工作狀態(tài)應(yīng)為()種。
異步計數(shù)器的計數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級傳遞方式進(jìn)行觸發(fā)。
二進(jìn)制計數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計數(shù)器實現(xiàn)()分頻。