A.LEA.BX,ARRAY
B.LES.BX,OFFSETARRAY
C.LES.BX,ARRAY
D.MOV.BX,ARRAY
您可能感興趣的試卷
你可能感興趣的試題
交換寄存器SI、DI的內(nèi)容,正確的程序段是()
A.
B.
C.
D.
執(zhí)行下列程序:執(zhí)行后的結(jié)果為(BX)=()。
A.99
B.100
C.101
D.102
A.20102H
B.20101H
C.200FEH
D.200FFH
A.ZF=1
B.CF=0
C.ZF=0
D.CF=1
A.匯編語(yǔ)言程序
B.編輯程序
C.翻譯程序
D.將高級(jí)語(yǔ)言程序轉(zhuǎn)換成匯編語(yǔ)言程序的程序
最新試題
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
8086指令系統(tǒng)算術(shù)運(yùn)算指令一共有()條。
()主要用于將二進(jìn)制數(shù)的某些位求反。
8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫(xiě)信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
中斷系統(tǒng)的目的包括下列的()。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
已知BX的內(nèi)容為無(wú)符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
對(duì)于嵌入式或用戶(hù)自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。