A.程序控制I/O方式
B.DMA方式
C.外圍處理機(jī)方式
D.通道方式
您可能感興趣的試卷
你可能感興趣的試題
A.全相連
B.段相連
C.組相連
D.直接
A.向前兼容,并向上兼容
B.向后兼容,力爭(zhēng)向上兼容
C.向前兼容,并向下兼容
D.向后兼容,力爭(zhēng)向下兼容
A.主存地址
B.邏輯地址
C.物理地址
D.有效地址
A.基址尋址
B.間接尋址
C.變址尋址
D.直接尋址
A.通道開始選擇設(shè)備期
B.通道數(shù)據(jù)傳送期
C.通道數(shù)據(jù)傳送結(jié)束期
D.用戶經(jīng)訪管指令進(jìn)入管態(tài),運(yùn)行I/O管理程序的期間
最新試題
寫出主存地址和Cache地址的格式,并標(biāo)出各字段的長(zhǎng)度。
要求操作碼的平均長(zhǎng)度最短,請(qǐng)?jiān)O(shè)計(jì)操作碼的編碼,并計(jì)算操作碼編碼的平均長(zhǎng)度。
若采用FIFO替換算法,計(jì)算Cache的塊命中率。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級(jí)流水線。為了采用指令取消技術(shù),請(qǐng)修改上面的程序。
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
指出主存與Cache之間各個(gè)塊的映象關(guān)系。
若采用LRU替換算法,計(jì)算Cache的塊命中率。
指出訪存操作數(shù)地址尋址的最大相對(duì)位移量為多少個(gè)字節(jié)?
設(shè)計(jì)8位字長(zhǎng)的寄存器—寄存器型指令3條,16位字長(zhǎng)的寄存器一存儲(chǔ)器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請(qǐng)?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長(zhǎng)度和操作碼的編碼。
按最優(yōu)調(diào)度策略連續(xù)輸入8個(gè)任務(wù)時(shí),流水線的實(shí)際吞吐率是多少?