A.單總線結(jié)構(gòu)
B.微型計(jì)算機(jī)中的CPU控制
C.組合邏輯控制器
D.微程序控制器
您可能感興趣的試卷
你可能感興趣的試題
A.只適用于CPU內(nèi)部控制
B.只適用于對(duì)外圍設(shè)備控制
C.由統(tǒng)一時(shí)序信號(hào)控制
D.所有指令執(zhí)行時(shí)間都相同
A.必須在—條指令執(zhí)行完畢
B.必須在—個(gè)總線周期結(jié)束
C.可在任一時(shí)鐘周期結(jié)束
D.在判明設(shè)有中斷請(qǐng)求之后
A.組合合邏輯控制器的時(shí)序系統(tǒng)比較簡(jiǎn)單
B.微程序控制器的時(shí)序系統(tǒng)比較簡(jiǎn)單
C.兩者的時(shí)序系統(tǒng)復(fù)雜程度相同
D.可能是組合邏輯控制器時(shí)序系統(tǒng)簡(jiǎn)單,也可能微程序控制器時(shí)序系統(tǒng)簡(jiǎn)單
A.CPU控制
B.微程序控制
C.系統(tǒng)總線控制
D.CPU內(nèi)部總線控制
A.要求發(fā)送數(shù)據(jù)的設(shè)備
B.要求接收數(shù)據(jù)的設(shè)備
C.CPU
D.申請(qǐng)控制總線,并掌握總線控制權(quán)的設(shè)備
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
()又稱字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來的影響主要是()。
寫出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。
使用硬件堆棧時(shí),其中()移動(dòng)。