A.PLA結構是與門陣列固定連接,而或門陣列可編程
B.PLA結構是或門陣列固定連接,而與門陣列可編程
C.PLA結構是與門陣列和或門陣列都可以編程
D.PLA中,一個地址碼對應的存儲單元是唯一的
您可能感興趣的試卷
你可能感興趣的試題
A.10
B.11
C.12
D.13
A.ROM和RAM
B.EPROM和PROM
C.PLA和PAL
D.ROM和GAL
A.64000位
B.13K×8位
C.8K×8位
D.8K位
A.m;m×n
B.2m;2n
C.2m;2n
D.2m;2m×n
A.當4位二進制數(shù)B>9時,P(A>B.=1
B.當B3=A3時,P(A=B.=1
C.當B3=A3、B2=0、A2=1時,P(A>B.=1
D.當B3=A3、B2=1、A2=0時,P(A>B.=1
最新試題
四位并行輸入寄存器輸入一個新的四位數(shù)據(jù)時需要()個CP時鐘脈沖信號。
顯示譯碼器7447驅動共陰極LED顯示器。當7447的輸入端D、C、B、A為0、0、0、1時,LED顯示器顯示的數(shù)字應為()。
已知某邏輯電路的真值表如表所示,則該邏輯電路的最簡邏輯表達式為()。
A*B*B**C=()。
單穩(wěn)態(tài)觸發(fā)器中最重要的參數(shù)是()。
A/D轉換器的轉換過程分為()4個步驟。
一個振蕩器電路中晶振元件的標稱頻率是6MHz,電容為30pF,則該電路輸出信號的頻率是()MHz。
將一個最大幅值為5V的模擬信號轉換為數(shù)字信號,要使模擬信號每變化10mV,數(shù)字信號的最低位發(fā)生變化,應選用()位的A/D轉換器。
555定時器構成的施密特觸發(fā)器其回差電壓為()。
如果一個半導體存儲器中有m位地址線,則應有()個存儲單元,若輸出位數(shù)為n位,則其存儲容量為()位。