電路如圖(a)和(b)所示。試問:
(1)反饋電路的連接是否合理?為發(fā)揮反饋效果,兩個(gè)電路對RS有何要求?
(2)當(dāng)信號源內(nèi)阻變化時(shí),哪個(gè)電路的輸出電壓穩(wěn)定性好?哪個(gè)電路源電壓增益的穩(wěn)定性能力強(qiáng)?
(3)當(dāng)負(fù)載RL變化時(shí),哪個(gè)電路輸出電壓穩(wěn)定性好?哪個(gè)電路源電壓增益穩(wěn)定能力強(qiáng)?
您可能感興趣的試卷

最新試題
可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
?數(shù)字頻率計(jì)設(shè)計(jì)中的測頻計(jì)數(shù)模塊共有多少個(gè)狀態(tài)?()
現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。
?已知Nexys4開發(fā)板外部時(shí)鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時(shí)鐘信號頻率為1Hz,若采用計(jì)數(shù)器對100MHz的外部時(shí)鐘分頻得到1Hz的秒信號,請問該計(jì)數(shù)器至少需要多少位?()
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????